VHDL-Synthese

VHDL-Synthese

VHDL ist eine Hardwarebeschreibungssprache, die dem Entwurf überwiegend digitaler Hardwarekomponenten dient. In größeren Systemen kommen diese vor allem in eingebetteten Systemen der Computertechnik zur Anwendung. Das Lehrbuch ‚VHDL-Synthese‘ gibt eine Einführung in VHDL-Modellierungskonzepte von ausgewählten Funktionselementen. Den synthesefähigen CPLD- bzw. FPGA-Beschreibungen werden soweit erforderlich digitaltechnische bzw. Systemtheoretische Entwurfsprinzipien zur Seite gestellt. Unterstützend zum Verständnis von Modellierungstechniken werden Timingsimulationen und detaillierte Analysen der Syntheseergebnisse dargestellt. Zur Vertiefung des Themas dienen außerdem Kapitel zu RISC-Prozessoren, digitalen Filtern und zur numerischen Integration von Differentialgleichungssystemen. In der 7. Auflage des Buches wurden die VHDL-Simulationen, die Schaltpläne der Syntheseergebnisse sowie die Post-Place&Route Timingsimulationen aktualisiert.


  • Wie geht virtuelle Inbetriebnahme?

    Die Inbetriebnahme ist kritisch bei der Einführung neuer Produktionssysteme. Lange wurden Abläufe und Automatisierung erst getestet und debuggt, wenn alles aufgebaut war.…


  • Individuelle Zustandsüberwachung

    Deutlich erhöhte Schwingungen an Maschinen können in vielerlei Hinsicht negative Folgen haben, von einer reduzierten Anlagenleistung bis hin zu Schäden an Maschine…


  • NEONEX, Fabasoft Approve & KSB: „Win-win-win-Situation“ durch starke Partnerschaft

    Im Zuge einer Smart-Factory-Potenzialanalyse für ihren Kunden KSB identifizierte die Managementberatung NEONEX Opti mierungschancen bei der Beschaffung der Lieferantendokumentation sowie der Erstellung…


  • Kabelwege in 3D planen

    Mit der Software Eplan Cable proD soll es ab September möglich sein, vorkonfektionierte Kabel vom Schrank zur Maschine, mit  passender Länge und…